基于SP8855E锁相环频率合成器设计
DOI:
CSTR:
作者:
作者单位:

作者简介:

通讯作者:

中图分类号:

TN74

基金项目:


PLL Frequency Synthesizer-Based Design SP8855E
Author:
Affiliation:

Fund Project:

  • 摘要
  • |
  • 图/表
  • |
  • 访问统计
  • |
  • 参考文献
  • |
  • 相似文献
  • |
  • 引证文献
  • |
  • 资源附件
  • |
  • 文章评论
    摘要:

    本文主要介绍了基于 SP8855E 锁相环芯片设计一个低相噪、低杂散、低功耗的频率合成器,分析了 SP8855E 的应用和环路滤波器的重要性和设计方法。

    Abstract:

    A chip design based on SP8855E PLL low phase noise, low spurious, low-power frequency synthesizer are presented, and the applications of SP8855E and the importance of the loop filter design are analyzed.

    参考文献
    相似文献
    引证文献
引用本文

曹天治.基于SP8855E锁相环频率合成器设计[J].现代导航,2010,1(4):68-71

复制
分享
相关视频

文章指标
  • 点击次数:
  • 下载次数:
  • HTML阅读次数:
  • 引用次数:
历史
  • 收稿日期:
  • 最后修改日期:
  • 录用日期:
  • 在线发布日期: 2022-05-27
  • 出版日期:
文章二维码