GPS接收机伪码锁相环设计
DOI:
CSTR:
作者:
作者单位:

作者简介:

通讯作者:

中图分类号:

TN965.5

基金项目:


Design of GPS Receiver Pseudo-Code PLL
Author:
Affiliation:

Fund Project:

  • 摘要
  • |
  • 图/表
  • |
  • 访问统计
  • |
  • 参考文献
  • |
  • 相似文献
  • |
  • 引证文献
  • |
  • 资源附件
  • |
  • 文章评论
    摘要:

    本文介绍了 GPS 接收机核心算法中的伪码跟踪锁相环设计,对实际应用中的非相干延迟锁定环的工作原理进行了详细推导,着重介绍了归一化超前减滞后包络鉴相器和理想二阶环的设计。

    Abstract:

    In this paper, the key Digital Signal Process Algorithm for the GPS receiver, Pseudo-code PLL, was introduced. The NCDLL Principle for the practical application was demonstrated also, especially focused on the Normalized Early-Minus-Late enveloped Phase Detector and 2nd order Loop.

    参考文献
    相似文献
    引证文献
引用本文

苏翠萍,谷力. GPS接收机伪码锁相环设计[J].现代导航,2010,1(6):33-36

复制
分享
相关视频

文章指标
  • 点击次数:
  • 下载次数:
  • HTML阅读次数:
  • 引用次数:
历史
  • 收稿日期:
  • 最后修改日期:
  • 录用日期:
  • 在线发布日期: 2022-05-27
  • 出版日期:
文章二维码