一种同步控制方法的设计与实现
DOI:
CSTR:
作者:
作者单位:

作者简介:

通讯作者:

中图分类号:

TN911

基金项目:


Design and Implementation on Method of Synchronous Control
Author:
Affiliation:

Fund Project:

  • 摘要
  • |
  • 图/表
  • |
  • 访问统计
  • |
  • 参考文献
  • |
  • 相似文献
  • |
  • 引证文献
  • |
  • 资源附件
  • |
  • 文章评论
    摘要:

    以无线电导航设备为工程背景,设计一种基于可编程器件的数字锁相环。在论述锁相环的工作原理和功能的基础上,详细地给出了数字锁相环中各组成部分的设计。该锁相环采用 FPGA 作为核心器件,在片内实现了所有逻辑,极大地减少了分立元件的使用,系统性能良好。

    Abstract:

    A Digital Phase Locked Loop (DPLL) is designed based on PLD which used in one radio navigation equipment. The principle and function of PLL are described, the composition of DPLL are designed in detail. Taking FPGA as the core implements, all logic functions are realized and the using of discrete components is reduced. The system has run in gear according with expectation.

    参考文献
    相似文献
    引证文献
引用本文

陈斌.一种同步控制方法的设计与实现[J].现代导航,2014,5(1):44-48

复制
分享
相关视频

文章指标
  • 点击次数:
  • 下载次数:
  • HTML阅读次数:
  • 引用次数:
历史
  • 收稿日期:
  • 最后修改日期:
  • 录用日期:
  • 在线发布日期: 2022-05-17
  • 出版日期:
文章二维码