超深亚微米导航SoC芯片的低功耗策略
DOI:
CSTR:
作者:
作者单位:

作者简介:

张文华(1986-),女,陕西宝鸡人,硕士研究生,研究方向:微电子学与固体电子学

通讯作者:

中图分类号:

TN47

基金项目:


Research on Low Power Technology of Ultra-Deep Submicron GNSS SoC
Author:
Affiliation:

Fund Project:

  • 摘要
  • |
  • 图/表
  • |
  • 访问统计
  • |
  • 参考文献
  • |
  • 相似文献
  • |
  • 引证文献
  • |
  • 资源附件
  • |
  • 文章评论
    摘要:

    作为导航技术发展的主要方向之一,导航 SoC 芯片的功耗对系统各方面有巨大的影响。本文对 SoC 芯片的动态功耗、静态功耗和存储器功耗从原理上进行了分析,并从系统级、行为级、RTL 级、门级和物理级分别研究了低功耗设计实现技术。

    Abstract:

    As one of the main point of GNSS technology, the power of GNSS SoC impacts the system strongly. The dynamic power, statistics power and memory power has been analyzed in principle in this paper, and the low power design technology has been studied in system level, action level, RTL level, gate level and physical level.

    参考文献
    相似文献
    引证文献
引用本文

张文华.超深亚微米导航SoC芯片的低功耗策略[J].现代导航,2018,9(3):183-187

复制
分享
相关视频

文章指标
  • 点击次数:
  • 下载次数:
  • HTML阅读次数:
  • 引用次数:
历史
  • 收稿日期:
  • 最后修改日期:
  • 录用日期:
  • 在线发布日期: 2022-05-17
  • 出版日期:
文章二维码