基于ZYNQ-7000的1553B总线接口设计
DOI:
CSTR:
作者:
作者单位:

作者简介:

张小红(1978.04-),山西山阴人,研究生,高级工程师,主要研究方向为雷达通信工程

通讯作者:

中图分类号:

TP273

基金项目:


Design of 1553B Bus Interface Based on Zynq-7000
Author:
Affiliation:

Fund Project:

  • 摘要
  • |
  • 图/表
  • |
  • 访问统计
  • |
  • 参考文献
  • |
  • 相似文献
  • |
  • 引证文献
  • |
  • 资源附件
  • |
  • 文章评论
    摘要:

    Zynq-7000 系列是由 Xilinx 公司研发制造的处理平台结构,具有可编程、可拓展的特征,归属于 SoC 芯片,将 FPGA 和 Cortex-A9 双核 ARM 有机融为一体。我们在利用 Vivado 对 Zynq-7000 系列芯片进行开发的过程当中,可以同时使用自己创建的 IP 核以及 IP Catalog 中的 IP 核,具备个性化、机动灵活的特性。文章简要论述了 Zynq-7000 系列芯片的功能,浅谈了 1553B 接口总线的工作原理和特点,以及根据 1553B 总线的特征及协议如何在 Vivado 中利用 Zynq-7000 提供的自定义 IP 核实现 1553B 总线接口方案的设计,提升接口性能,简化应用,降低成本。

    Abstract:

    The Zynq-7000 series is based on Xilinx's fully programmable and extensible processing platform architecture. It is a SoC chip that integrates Cortex-A9 dual-core ARM and FPGA. During the development process of Zynq-7000 series chips using Vivado, IP cores in IP Catalog can be used. Users can also create their own IP cores for personalized and flexible use. The paper briefly introduces the functions of Zynq-7000 series chips, discusses the working principle and characteristics of 1553B interface bus, and according to the characteristics and protocols of 1553B bus, how to use the custom IP core provided by Zynq-7000 in Vivado to realize the design of 1553B bus interface scheme and improve the interface performance, simplify applications and reduce costs.

    参考文献
    相似文献
    引证文献
引用本文

张小红.基于ZYNQ-7000的1553B总线接口设计[J].现代导航,2021,12(4):276-279

复制
分享
相关视频

文章指标
  • 点击次数:
  • 下载次数:
  • HTML阅读次数:
  • 引用次数:
历史
  • 收稿日期:
  • 最后修改日期:
  • 录用日期:
  • 在线发布日期: 2022-05-07
  • 出版日期:
文章二维码